Show simple item record

dc.contributor.authorSuhendra, Rizfa
dc.date.accessioned2025-08-15T10:09:43Z
dc.date.available2025-08-15T10:09:43Z
dc.date.issued2025-08-15
dc.identifier.urihttps://library.universitaspertamina.ac.id//xmlui/handle/123456789/14942
dc.description.abstractPenelitian ini merupakan pengembangan dari sistem akselerator berbasis FPGA yang bertujuan untuk mempercepat proses komputasi, percepatan tersebut dilakukan yang khususnya terhadap komputasi perkalian matriks, perkalian tersebut merupakan perhitungan yang umum terdapat pada algoritma jaringan saraf tiruan. Metode yang digunakan di dalam penelitian ini adalah metode systolic array yang dimodifikasi, modifikasi dari systolic array tersebut berupa mengurangi komponen register yang berfungsi untuk pengiriman dan penerimaan data serta pengaturan timing antar elemen dalam systolic dan sparse computing yang dapat memilah data tidak nol dan data nol untuk mengurangi berat komputasi. Hasil dari penelitian ini adalah peningkatan kecepatan ketika menggunakan arsitektur Registerless Sparse Systolic Array jika dibandingkan dengan Baseline tradisional Systolic Arrayen_US
dc.language.isootheren_US
dc.subjectMatriks, Akselerator, FPGAen_US
dc.titlePENGEMBANGAN SIRKUIT TERPADU UNTUK AKSELERATOR PERKALIAN MATRIKS BERBASIS REGISTER-LESS SYSTOLIC ARRAY DENGAN SPARSE COMPUTINGen_US
dc.typeArticleen_US
dc.typeThesisen_US


Files in this item

Thumbnail
Thumbnail

This item appears in the following Collection(s)

Show simple item record